طراحی فلیپ فلاپ با توان پایین و کارایی بالا
پایان نامه
- وزارت علوم، تحقیقات و فناوری - دانشگاه تحصیلات تکمیلی صنعتی کرمان - دانشکده مهندسی برق و کامپیوتر
- نویسنده مجید رحیمی نژاد
- استاد راهنما محسن صانعی احمد حکیمی
- سال انتشار 1390
چکیده
در تعداد زیادی از چیپ های vlsi، توان مصرفی سیستم کلاکینگ شامل شبکه ی توزیع کلاک و فلیپ فلاپ ها می شود که غالباً قسمت بزرگی از کل توان مصرفی یک چیپ می باشند. در این پایان نامه به طراحی فلیپ فلاپ های جدید با توان مصرفی کم و کارایی بالا پرداخته شده است. در فصل اول ضرورت و انگیزه ی این کار بیان شده است. در فصل دوم مهم ترین فلیپ فلاپ های دیگران شرح داده شده است. در فصل سوم اولین فلیپ فلاپ پیشنهادی ارائه و با جدیدترین و مهم ترین فلیپ فلاپ ها مقایسه شده است و مشاهده شد که در تکنولوژی 65nm فلیپ فلاپ پیشنهادی در فعالیت دیتای 50% به طور میانگین نسبت به دیگر فلیپ فلاپ های مورد مقایسه، 19% کاهش توان مصرفی و 32% کاهش تأخیر دارد. در فصل چهارم دومین فلیپ فلاپ پیشنهادی طراحی و تکنیک گیت کردن کلاک در آن استفاده شده است. فلیپ فلاپ پیشنهادی دوم در تکنولوژی 32nm شبیه سازی شده است و در فعالیت دیتای 50% به طور میانگین میزان درصد کاهش توان مصرفی و تأخیر به ترتیب برابر با 18% و 6% بود. در فصل پنجم معرفی و تحلیل سومین فلیپ فلاپ پیشنهادی آورده شده است. این فلیپ فلاپ تنها از 14 عدد ترانزیستور تشکیل شده است و در تکنولوژی 65nm به طور میانگین در فعالیت دیتای 50%، 19% صرفه جویی در مصرف توان و 10% کاهش تأخیر نسبت به دیگر فلیپ فلاپ ها دارد. هر سه فلیپ فلاپ پیشنهادی نیز نسبت به دیگر فلیپ فلاپ ها توان نشتی کمتری دارند.
منابع مشابه
طراحی فلیپ فلاپ توان پایین با قابلیت تحمل خطای نرم
همزمان با رشد تکنولوژی ساخت در مدارهای vlsi، از یک سو ابعاد مدارها، ولتاژ تغذیه و خازن گره ها کاهش یافته و از سوی دیگر فرکانس کلاک افزایش یافته است. این عوامل سبب کاهش شدید بار بحرانی در گره های حساس مدارهای نانوالکترونیک شده و حساسیت این مدارها را نسبت به خطاهای گذرای ناشی از تشعشعات پرانرژی به طور قابل ملاحظه ای افزایش داده اند. در این پایان نامه، یک لچ مقاوم حساس به سطح با قابلیت تحمل خطای ن...
15 صفحه اولبررسی و طراحی فلیپ فلاپ ها با توان مصرفی کم و سرعت بالا
فلیپ فلاپ یک المان اساسی در طراحی مدارات مجتمع دیجیتال است و به صورت گسترده در سیستم های vlsi استفاده می شود. این المانها به همراه شبکه کلاک یکی از بخش های پر مصرف مدارات مجتمع دیجیتال می باشند و حدود 40 تا 50 درصد کل توان مصرفی سیستم را به خود اختصاص می دهند. در نتیجه کاهش توان مصرفی و تاخیر فلیپ فلاپ ها تاثیر قابل توجهی در تاخیر و توان مصرفی کل سیستم دارد. این پایان نامه به بررسی و مطالعه فلی...
طراحی فلیپ فلاپ های با توان مصرفی کم و سرعت بالا در تکنولوژی های نانومتری
امروزه روش های مختلفی برای کاهش توان مصرفی مورد توجه محققان قرار گرفته است اما اغلب اوقات کاهش توان مصرفی باعث افزایش تاخیر و در نتیجه کاهش سرعت مدار می شود. لذا در این پایان نامه سعی شده است تا حد امکان بدون اثر نامطلوب روی سرعت، توان مصرفی کم شود و با همین هدف به طراحی سه فلیپ فلاپ جدید با توان مصرفی کم و سرعت بالا پرداخته شده است و مدارهای حاصل با چند نمونه از جدیدترین و مهم ترین فلیپ فلاپ ه...
15 صفحه اولطراحی مدارهای فلیپ-فلاپ کم توان با قابلیت حفظ مقدار به فرم سلولهای استاندارد دیجیتال
پیشرفت پیوسته تکنولوژی cmos و کوچک شدن ابعاد باعث افزایش تراکم و در نتیجه افزایش کارآیی مدارهای مجتمع دیجیتال شده است. این افزایش تراکم علاوه بر پیچیدگی طراحی، با افزایش توان مصرفی مدار و اثرات دیگری مثل افزایش جریان مصرفی، حرارت تولیده شده و کاهش میزان قابلیت اطمینان مدار همراه است. همچنین اثرات مرتبه دو همچون جریانهای نشتی نیز به صورت مولفه موثر در توان مصرفی ظاهر شده اند به گونه ای که در تکن...
طراحی مدار مبدل سطح ولتاژ با بازده توان بالا برای کاربردهای ولتاژ پایین
در این مقاله یک تبدیل سطح ولتاژ مؤثر که قابلیت تبدیل سطوح ولتاژ بسیار پایین ورودی به سطح بالاتر با کاربرد در فرکانسهای بالا را دارد، ارائه شده است. به منظور جلوگیری از اتلفات توان استاتیک، در ساختار پیشنهادی از یک منبع جریان استفاده شده و در طی انتقال فقط زمانی که در آن سطح منطق سیگنال ورودی با به سطح منطق خروجی متناظر نمیباشد، روشن است. عملکرد ساختار پیشنهادی تحلیل و بررسی شده و نتایج شب...
متن کاملطراحی واحد تأخیر CMOS برای افزایش محدوده دینامیکی و خطینگی بالا برای کاربردهای ولتاژ پایین و توان پایین
در طراحی مدارهای مجتمع آنالوگ همواره طراحی و پیاده سازی یک واحد تأخیر مناسب برای کاربردهای دیجیتال و آنالوگ به عنوان یک چالش مطرح بوده است. این مدار کوچک نقش قابل توجهی در کارآیی سیستمهای مختلف و بخصوص سیستمهای دیجیتال ایفا مینماید. از آنجا که در تکنولوژیهای زیر میکرون که توان مصرفی و کاهش ولتاژ به عنوان یک ضرورت احساس میشود، دست یابی به یک واحد تأخیر با خطینگی مناسب به عنوان مشکل بزرگی در ...
متن کاملمنابع من
با ذخیره ی این منبع در منابع من، دسترسی به آن را برای استفاده های بعدی آسان تر کنید
ذخیره در منابع من قبلا به منابع من ذحیره شده{@ msg_add @}
نوع سند: پایان نامه
وزارت علوم، تحقیقات و فناوری - دانشگاه تحصیلات تکمیلی صنعتی کرمان - دانشکده مهندسی برق و کامپیوتر
کلمات کلیدی
میزبانی شده توسط پلتفرم ابری doprax.com
copyright © 2015-2023